Кодовое имя
Zambezi
Архитектура
ЦПУ 1 - Ядер 6 - Потоков 6
Ревизия
OR-C0
Техпроцесс
0.0320 μ
Семейство / Модель / Степпинг
F.2.0 - Расшир. 15.2
Инструкции
MMX(+), SSE (1, 2, 3, 3S, 4.1, 4.2, 4A), x86-64, AMD-V, AES, AVX, XOP, FMA
Сокет
Socket AM3+ (942)
Частота ядер
3611.50 МГц
Шина
200.68 МГц
Множитель
x7.00
QPI
МГц
Кэш 1 уровня
Данные: 6 x 16-4 КБайт / Инструкции: 3 x 64-2 КБайт
Кэш 2 уровня
3 x 2048-16 КБайт
Кэш 3 уровня
8192-64 КБайт
ASUSTeK COMPUTER INC. M5A97 R2.0 Северный мост
AMD RD9x0 rev 02
Южный мост
AMD SB910/950 rev 40
Графический процессор
Модель
Максимальное разрешение
Формат